?1、硬件描述語言?:Verilog、VHDL、SystemVerilog等是進行IC設(shè)計的基礎(chǔ),用于描述電路的行為和結(jié)構(gòu)?
?2、腳本語言?:Makefile、Perl、Python、Shell等用于自動化流程和腳本編寫?--了解
基礎(chǔ)知識:微電子、集成電路(數(shù)電、模電)
?1、數(shù)電模電?:數(shù)字電路和模擬電路的基礎(chǔ)知識,包括數(shù)制和碼制、邏輯代數(shù)、門電路、組合邏輯電路、時序邏輯電路等?
?2、計算機體系架構(gòu)?:了解計算機的基本組成、微處理器結(jié)構(gòu)、匯編語言程序設(shè)計等?
?3、半導體物理與器件?:半導體材料屬性、pn結(jié)、金屬氧化物半導體場效應(yīng)晶體管(MOSFET)、雙極晶體管等?
?4、信號與系統(tǒng)?:線性系統(tǒng)的基本理論、信號與系統(tǒng)的基本概念、傅里葉變換等?
EDA工具使用
?1、仿真工具?:NCVerilog/VCS/ModelSim/iVerilog等用于電路仿真?
?2、波形查看工具?:DVE/Verdi/gtkWave(非必須,會1個最好)等用于查看和分析波形?
驗證技能
?UVM(Universal Verification Methodology)?:用于高級驗證,提高驗證效率和覆蓋率?
?自動化流程?:掌握Shell、Makefile、Perl和Python等腳本語言,實現(xiàn)自動化驗證流程?
其他技能
?協(xié)議和架構(gòu)?:熟悉ARM架構(gòu)、AXI/AHB協(xié)議、MIPI協(xié)議和DDR協(xié)議等?
?項目經(jīng)驗?:通過實際項目積累調(diào)試經(jīng)驗,提升競爭力?