崗位職責
1、需求對接:與產(chǎn)品、軟件、結(jié)構(gòu)、供應鏈團隊對齊功能、性能、成本、安規(guī)、EMC 等邊界條件。
2、方案設(shè)計:輸出系統(tǒng)框圖、電源樹、時鐘樹、接口矩陣、關(guān)鍵器件選型表;主導評審并凍結(jié) BOM。
3、原理圖 & PCB:獨立完成 4 層及以上高速板設(shè)計(含 DDR、USB-C、PCIe、千兆網(wǎng)、射頻等),兼顧 SI/PI/EMC/熱設(shè)計。
4、樣板調(diào)試:使用示波器、邏輯分析儀、頻譜儀、網(wǎng)絡(luò)分析儀定位信號完整性、電源紋波、ESD、EFT 等問題,形成閉環(huán)報告。
5、聯(lián)調(diào)支撐:與嵌入式軟件工程師完成 Boot、驅(qū)動、RTOS/Linux 移植、外設(shè)驗證;支持 FPGA/CPLD 協(xié)同調(diào)試。
6、認證量產(chǎn):主導 CE/FCC/UL/CCC 認證測試,輸出 8D 報告;跟進 SMT、測試工裝、老化、一致性驗證,直通率 ≥ 98%。
7、文檔交付:編寫硬件設(shè)計說明書、測試用例、BOM、GERBER、貼片坐標、維修指南,歸檔至 PLM 系統(tǒng)。
8、參與新產(chǎn)品試產(chǎn)過程中的軟硬件問題,及對試產(chǎn)后的產(chǎn)品功能問題進行優(yōu)化; 9、負責組織技術(shù)力量分析解決項目中各個環(huán)節(jié)相關(guān)的技術(shù)問題,按時完成項目開發(fā)計劃,保證項目質(zhì)量;
任職要求:
1、碩士及以上,電子、通信、自動化、測控等相關(guān)專業(yè);10年以上嵌入式硬件獨立開發(fā)經(jīng)驗。
2、熟練使用 Altium Designer、Cadence Allegro、Pads 中至少一種 EDA 工具;能輸出 4 層及以上 PCB 并掌握高速差分線、阻抗匹配、等長規(guī)則。
3、精通 ARM Cortex-M/A、RISC-V、DSP、FPGA 中至少一種平臺的外圍電路設(shè)計(電源、時鐘、復位、JTAG、SDRAM、NAND、eMMC、Ethernet、CAN、USB、Wi-Fi/BT、LoRa)。
4、熟悉常見模擬/數(shù)字接口及布局要點:I2C、SPI、UART、CAN、RS-485、以太網(wǎng)、ADC/DAC、運放、濾波、DCDC、LDO、鋰電池管理。
5、掌握基本嵌入式 C 語言,能看懂驅(qū)動代碼并配合軟件調(diào)試;熟悉 FreeRTOS、uCOS、RT-Thread 或嵌入式 Linux 設(shè)備樹者優(yōu)先。
6、熟悉硬件開發(fā)全流程:原型→小批→大批;了解 DFM、DFT、成本控制、替代料驗證。
7、具備示波器、頻譜儀、信號源、電子負載、耐壓/靜電、高低溫箱等儀器實操經(jīng)驗。
8、有醫(yī)療儀器,自動化設(shè)備開發(fā)經(jīng)驗。
9、醫(yī)療器械產(chǎn)品注冊,對醫(yī)療產(chǎn)品EMC、安規(guī)整改有一定經(jīng)驗。